10.3969/j.issn.1002-2279.2017.04.003
一种CMOS伪随机序列信号发生器的版图设计
集成电路版图设计是实现集成电路制造必不可少的设计环节,版图设计的优劣直接关系到芯片的工作性能和制造成本.采用CMOS 2μm的λ设计规则,利用Tanner Pro软件设计了一种CMOS伪随机序列信号发生器.Tanner Pro软件是一套集成电路设计软件,利用S-edit完成伪随机序列信号发生器的原理图设计,利用L-edit完成伪随机序列信号发生器的版图设计,并通过T-spice软件进行仿真,仿真结果表明,所产生的伪随机序列信号循环长度为6,伪随机序列信号由D触发器的初始状态决定.
集成电路、版图、伪随机序列、版图设计规则、触发器、循环长度
38
TN79(基本电子电路)
2017-10-10(万方平台首次上网日期,不代表论文的发表时间)
共4页
7-10