10.3969/j.issn.1002-2279.2016.06.001
低噪声DC-DC变换器设计
提出了一种基于Sigma-Delta调制原理的低噪声DC-DC变换器。首先对比了传统PWM调制器型DC-DC变换器及传统Sigma-Delta调制器型DC-DC变换器;从它们各自的优缺点出发,基于改进的一阶Sigma-Delta调制器,构建了新型的DC-DC变换器架构。传统的PWM调制器被去除,由钟控量化器实现了调制功能。环路补偿被简化,将片外电容及电感组成积分功能模块,直接用于环路的构成。整体电路基于40nm Mixed-Signal CMOS工艺进行设计,仿真结果表明,该结构相比传统固定频率PWM调制DC-DC变换器,输出电压频谱中的谐波尖峰能够得到有效抑制。在2MHz开关频率处,频谱尖峰减小了40dB,同时具有良好的瞬态响应特性,快速响应时间及较小的上下过冲。
DC-DC变换器、PWM调制、Sigma-Delta调制、低噪声、频谱抑制、架构简化
37
TN4(微电子学、集成电路(IC))
国家自然科学基金青年科学基金61404025;中央高校基本科研业务费项目ZYGX2014J024
2017-03-09(万方平台首次上网日期,不代表论文的发表时间)
共4页
1-4