10.3969/j.issn.1002-2279.2016.03.023
基于FPGA的IPv6网络测试卡设计
为了能够满足IPv6网络产品的测试需求且能够定量分析IPv6网络设备的吞吐量、时延、丢包率等性能参数指标,以高速集成电路为介质,设计并实现了一种基于FPGA的IPv6网络测试卡.阐述了该测试卡的结构、原理,包括主要元器件、接口、通信总线、与之配合测试使用的机箱、测试软件等.最后,对该测试卡进行IPv6协议栈的测试验证、分析表明,该测试卡可满足网络设备的IPv6测试,性能优良、网络可达.经过检验,该测试卡符合国家在测试领域的要求及标准,性价比较同类更高,因此具有广阔的应用前景.
IPv6协议栈、测试卡、性能指标、数据包、信息流、丢包率
37
TN4(微电子学、集成电路(IC))
2016-08-25(万方平台首次上网日期,不代表论文的发表时间)
共5页
85-89