CPLD 加 Flash 在线升级及配置 FPGA
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1002-2279.2016.02.001

CPLD 加 Flash 在线升级及配置 FPGA

引用
基于 Xilinx 公司的 Vertext4 FPGA 嵌入式系统采用 Flash 作为 BootLoader 以及操作系统目标文件的存储介质。如果将 FPGA 的目标文件通过以太网接口发送给处理器,处理器接收到FPGA 的目标文件后将其存储到 Flash 的空闲空间,然后利用 CPLD 模拟产生配置时序,将 Flash 中的 FPGA 目标文件按相应的时序送给 FPGA 配置管脚,即可实现 FPGA 的上电配置。其优势在于省去了专用的配置 PROM,并且能够完美地支持 FPGA 目标文件在线升级。实践证明,该方法具有很强的通用性,在嵌入式系统中具有很强的实用价值。

嵌入式、系统、配置、处理器、目标文件、在线升级

37

TP317.4(计算技术、计算机技术)

2016-06-06(万方平台首次上网日期,不代表论文的发表时间)

共3页

1-3

相关文献
评论
暂无封面信息
查看本期封面目录

微处理机

1002-2279

21-1216/TP

37

2016,37(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn