10.3969/j.issn.1002-2279.2016.01.002
基于32位微处理器系统架构的 Cache 设计
近年来随着芯片技术的发展,嵌入式微处理器迎来了新的机遇,广泛应用于通信、多媒体、网络以及娱乐等方面。处理器的处理速度发展迅速,近乎于指数增长,然而内存的处理速度增长缓慢,因此内存的存储速度成为了影响嵌入式微处理器系统性能的主要瓶颈,为了均衡成本、性能和功耗,高速缓存 Cache 广泛应用于嵌入式系统中。首先介绍 Cache 的工作原理,其次对直接映射、全关联映射、组相联映射三种策略进行比较分析,然后分析行大小与命中率的关系,最后设计一款基于32位微处理器系统架构的高速缓存 Cache。
高速缓存、组相联、行填充、命中率、写通、写回
37
TN492(微电子学、集成电路(IC))
2016-05-25(万方平台首次上网日期,不代表论文的发表时间)
共6页
5-10