10.3969/j.issn.1002-2279.2014.02.004
一种模数混合结构的延迟锁相环设计
数字系统通信的不断发展,多种延迟锁相环结构的出现满足了不同应用要求。提出了一种模/数混合结构的延迟锁相环,改善了传统模拟锁相环和传统数字锁相环各自的缺点,在数字系统中作为集成电路模块单元使用。采用TSMC的0.25μm,1P5M,CMOS混合信号工艺进行加工制备,模块单元面积140×190μm2。
延迟锁相环、混合结构、集成电路模块
TP492
2014-06-07(万方平台首次上网日期,不代表论文的发表时间)
共2页
11-12