10.3969/j.issn.1002-2279.2012.05.002
基于FPGA和VHDL的序列检测器设计
介绍了一种基于现场可编程门阵列(FPGA)的序列检测器设计方法.给出了Xilinx ISE集成开发软件的设计流程,应用VHDL硬件描述语言进行编程,能够较好地实现序列检测功能.
现场可编程门阵列、VHDL硬件描述语言、序列检测器
33
TN911.23
2013-01-07(万方平台首次上网日期,不代表论文的发表时间)
共3页
4-6
点击收藏,不怕下次找不到~
10.3969/j.issn.1002-2279.2012.05.002
现场可编程门阵列、VHDL硬件描述语言、序列检测器
33
TN911.23
2013-01-07(万方平台首次上网日期,不代表论文的发表时间)
共3页
4-6
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn