10.3969/j.issn.1002-2279.2011.04.002
基于FPGA的双通道语音增强系统设计与实现
在数字助听器和小型语音设备的实际应用中,非平稳噪声干扰与自适应方法的收敛过程会造成语音性能下降.为了实际解决该问题,设计了一种新型的实时语音增强系统.该系统基于双通道一阶差分麦克风阵列,同时采用结构分时复用和高效汉宁窗分帧等方法,提高了性能并节约了硬件成本.该语音增强系统可获得3.5db左右的信噪比增益,同时克服了单通道增强系统和自适应方法的局限,并用Verilog语言在FPGA上设计实现该系统.从而在硬件层次上提高了小型语音设备的抗噪性能,为数字助听器或相关ASIC芯片的研制奠定了基础.
语音增强、双通道、数字助听器、优化设计
32
TP37(计算技术、计算机技术)
2012-02-21(万方平台首次上网日期,不代表论文的发表时间)
共4页
5-8