10.3969/j.issn.1002-2279.2011.01.003
改进的抽取滤波器设计
在Sigma-Delta ADC芯片中,数字抽取滤波器电路占据了大部分面积.所设计的改进型Hogenauer CIC滤波器,将梳状部分进行优化,采用控制单元、加法器和寄存器代替传统Hogenauer CIC滤波器中的差分器,从而减小数字电路的面积.一个采用这种结构的4阶32倍降采样数字滤波器在Stratix Ⅱ系列2S30 FPGA芯片中实现.经过测试,耗费的硬件资源比传统Hogenauer结构滤波器减少11%.
Hogenauer滤波器、抽取滤波器、现场可编程门阵列
32
TN713.7(基本电子电路)
2011-09-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
7-10