10.3969/j.issn.1002-2279.2009.05.008
一种开环高速高精度采样保持电路
设计了一种改进型开环结构采样保持电路.与传统Miller电容开环结构相比,本设计采用了新型Bootstrapped开关,不但实现了沟道导通电阻线性化,而且消除了与输入信号相关的时钟馈通;采用全差分结构消除了共模信号引入的误差以及偶阶谐波,提高了电路的信噪比;采用高速高精度缓冲器增大电路的驱动能力,实现了高速高精度采样.设计采用0.35μm n-well CMOS工艺,经仿真验证,在驱动2.5pF负载电容下采样率达到100MSPS,电路有效位数12bits,功耗为21.5mW.
Miller电容、Bootstrapped开关、共源共栅
30
TN402(微电子学、集成电路(IC))
2010-01-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
24-27