10.3969/j.issn.1002-2279.2009.05.002
MicroBlaze嵌入式处理器的硬件加速模块设计
MicroBlaze软核是嵌入在Xilinx FPGA之中的RISC处理器.介绍了在基于MicroBlaze的系统中引入用户自定义的IP core作为硬件加速模块的两种方式.其一是通过基于CoreConnect架构的片上外设总线(OPB),其二是通过Xilinx的快速简单连接(FSL).通过在MicroBlaze嵌入式处理器上引入硬件加速模块的设计,执行一系列常见算法并作出比较和分析.
现场可编程门阵列、可编程片上系统、IP核、嵌入式系统
30
TP368.1(计算技术、计算机技术)
2010-01-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
3-6