10.3969/j.issn.1002-2279.2008.05.001
基于可重构乘法器的FIR数字滤波器设计
讨论了一种新的乘法器结构(ReMB),并把它应用于数字FIR滤波器的设计中.在设计中,基于ReMB结构,通过改进RAG-n算法,简化FIR滤波器乘法模块的结构,减少硬件实现面积,提高速度.设计的32阶半带FIR滤波器用Verilog硬件描述语言进行描述,并综合到Xilinx公司Virtex-Ⅱ系列FPGA中.从综合结果来看,提出的FIR结构可以达到面积和速度的优化.
FIR滤波器、可重构乘法器、RAG-n算法、数字信号处理
29
TN713(基本电子电路)
2009-02-24(万方平台首次上网日期,不代表论文的发表时间)
共3页
2-4