10.3969/j.issn.1002-2279.2008.04.012
CMOS低压差稳压器设计
介绍了一种低功耗、低压差集成稳压器.该稳压器主要由基准电压源、误差放大器、限流保护电路、输出调整管和取样电阻组成.当输入电压从4到10V变化时,输出电压一直稳定在4V.输入电压为5V时,静态电流为2.3 μA,实现了低功耗;负载为40Ω、20Ω时,最小压差分别可以达到80mV和180mY,实现了低压差.利用Hspice对稳压器电路进行了仿真,结果表明该稳压器具备较好的性能指标.集成稳压器采用0.5μm硅栅P阱CMOS工艺实现,具有很高的实用价值.
低压差、低功耗、集成稳压器
29
TM88(高电压技术)
2009-02-10(万方平台首次上网日期,不代表论文的发表时间)
共3页
33-35