CMOS低压差稳压器设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1002-2279.2008.04.012

CMOS低压差稳压器设计

引用
介绍了一种低功耗、低压差集成稳压器.该稳压器主要由基准电压源、误差放大器、限流保护电路、输出调整管和取样电阻组成.当输入电压从4到10V变化时,输出电压一直稳定在4V.输入电压为5V时,静态电流为2.3 μA,实现了低功耗;负载为40Ω、20Ω时,最小压差分别可以达到80mV和180mY,实现了低压差.利用Hspice对稳压器电路进行了仿真,结果表明该稳压器具备较好的性能指标.集成稳压器采用0.5μm硅栅P阱CMOS工艺实现,具有很高的实用价值.

低压差、低功耗、集成稳压器

29

TM88(高电压技术)

2009-02-10(万方平台首次上网日期,不代表论文的发表时间)

共3页

33-35

相关文献
评论
暂无封面信息
查看本期封面目录

微处理机

1002-2279

21-1216/TP

29

2008,29(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn