一种高吞吐量MD5算法的FPGA实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1002-2279.2008.01.060

一种高吞吐量MD5算法的FPGA实现

引用
MD5数字摘要算法在网络安全的诸多方面都得到广泛的应用.由于其串行计算的特点,对MD5算法的加速并不像其它具有并行操作算法那样容易实现.提出了采用4级流水线的结构来提高MD5运算的吞吐量,可以提升至吉比特级.在设计中,参考了分布式存储模型的结构来实现低延迟、低资源消耗及更好的可扩展性.

MD5算法、现场可编辑逻辑门阵列、流水线

29

TN47(微电子学、集成电路(IC))

2008-06-23(万方平台首次上网日期,不代表论文的发表时间)

共4页

188-191

相关文献
评论
暂无封面信息
查看本期封面目录

微处理机

1002-2279

21-1216/TP

29

2008,29(1)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn