10.3969/j.issn.1002-2279.2008.01.060
一种高吞吐量MD5算法的FPGA实现
MD5数字摘要算法在网络安全的诸多方面都得到广泛的应用.由于其串行计算的特点,对MD5算法的加速并不像其它具有并行操作算法那样容易实现.提出了采用4级流水线的结构来提高MD5运算的吞吐量,可以提升至吉比特级.在设计中,参考了分布式存储模型的结构来实现低延迟、低资源消耗及更好的可扩展性.
MD5算法、现场可编辑逻辑门阵列、流水线
29
TN47(微电子学、集成电路(IC))
2008-06-23(万方平台首次上网日期,不代表论文的发表时间)
共4页
188-191