10.3969/j.issn.1002-2279.2004.05.004
32位RISC微处理器内部时钟电路的设计
本文介绍了一种用于32位超标量RISC微处理器(SM603e)内部时钟产生器的锁相环电路.该锁相环的锁定时间低于15us,功耗小于10mW.文中主要讨论了鉴频鉴相器、电荷泵、滤波器以及压控振荡器的电路实现方案并且给出了部分仿真波形.锁相环支持内外时钟频率比是:1、1.5、2、2.5、3、3.5、4,而且支持多种静态功耗管理下的掉电功能.
微处理器、锁相环、电荷泵、鉴频鉴相器、压控振荡器
25
TN74(基本电子电路)
2004-12-23(万方平台首次上网日期,不代表论文的发表时间)
共4页
10-13