10.3969/j.issn.1002-2279.2004.03.006
超高速阵列式数码乘法器的研制
本文介绍了一种新的数码乘法器结构:采用一级逻辑门结构实现阵列式数码乘法器,并采用CMOS工艺技术实现新结构的8×8位超高速阵列式数码乘法器.
超高速、乘法器、新结构
25
TN4(微电子学、集成电路(IC))
2004-08-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
14-15,25
点击收藏,不怕下次找不到~
10.3969/j.issn.1002-2279.2004.03.006
超高速、乘法器、新结构
25
TN4(微电子学、集成电路(IC))
2004-08-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
14-15,25
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn