10.3969/j.issn.1002-2279.2004.03.002
基于FPGA的乘法器实现结构分析与仿真
现场可编程门阵列(FPGA)的快速发展为数字信号处理(DSP)系统设计提供了一种新的解决方案,而乘法运算是DSP领域内的一种基本运算,应用极为广泛,对乘法运算基于FPGA的实现结构进行研究具有重要意义.本文分析乘法运算的特点,给出了几种适应FPGA实现的乘法器结构.并在Xilinx公司的ISE 4.1i软件环境下,采用VHDL和VIRELOG硬件描述语言进行了设计实现并对其性能进行了比较分析.
DSP、乘法器、FPGA
25
TN47(微电子学、集成电路(IC))
2004-08-18(万方平台首次上网日期,不代表论文的发表时间)
共5页
3-7