系统级CMOS电路的低功耗设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1002-2279.2002.04.003

系统级CMOS电路的低功耗设计

引用
随着集成电路规模的增大和工作频率的提高,功耗已经成为面积和性能之外的主要设计目标.低功耗设计可以在不同的设计层次进行考虑,早期的设计确定了系统的构架,对功耗.的影响最大,因此本文重点探讨了RTL级和系统级的低功耗设计,具体的途径有:实行有效的功耗管理;采用并行处理和流水线结构;采用分布式的数据处理结构以及用专用电路代替可编程处理器.

数字电路、低功耗、低功耗设计

TN4(微电子学、集成电路(IC))

2004-01-08(万方平台首次上网日期,不代表论文的发表时间)

共5页

5-9

相关文献
评论
暂无封面信息
查看本期封面目录

微处理机

1002-2279

21-1216/TP

2002,(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn