10.3321/j.issn:1000-436X.2002.01.010
一种全CMOS工艺吉比特以太网串并-并串转换电路
本文介绍了一种单片集成的吉比特以太网串并-并串转换电路.在芯片中,模拟锁相环产生1.25GHz高速时钟(当芯片用于光纤网络,时钟速率就为1.06GHz),同时一个10到1多路选择器完成并行数据到串行的转换.在接收端,差分输入信号依次经过均衡电路、双端-单端转换电路转换成数字信号.同时,数据和时钟提取电路提取出时钟,并将数据重新同步.最后,串并转换电路完成串行-并行转换和字节同步.实验芯片采用0.35mm SPTM CMOS工艺,芯片面积为1.92㎜2,在最高输入输出数据波特率条件下的功耗为900mW.
串并-并串转换、锁相环、均衡电路、收发器、时钟提取
23
TN45;TN46(微电子学、集成电路(IC))
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共7页
70-76