10.19399/j.cnki.tpt.2017.04.040
一种电流模DC-DC芯片中低延时电流比较器的设计
文中设计了一种应用于电流模DC-DC芯片的低延时电流比较器.其主要作用是将电感的峰值电流与所需电流进行比较,输出控制信号,以达到调节输出电压的目的.利用0.35 μm BCD工艺HSPICE模型参数对该电流比较器的性能进行仿真模拟,结果表明该电流比较器的功耗为100 μW,延迟时间最小为11 ns,满足设计要求,并提高了芯片性能.
DC-DC、电流模、电流比较器
34
TP3;TP2
2017-11-30(万方平台首次上网日期,不代表论文的发表时间)
共2页
96-97