基于FPGA的粗粒度可重构系统拓扑网络结构开发
针对粗粒度可重构系统架构的应用开发,本文提出了一个基于FPGA的粗粒度可重构系统架构验证平台及相应的互连拓扑网络结构开发流程.基于FPGA开发板,构建粗粒度可重构系统的验证模块及模块之间的拓扑互连被自动插入从而生成该系统架构的硬件验证平台.针对不同的应用,该平台可以根据拓扑开发流程对不同拓扑互连策略下粗粒度可重构系统架构的性能和功耗进行评估分析.大量实验表明:CGRA的互连网络对该系统架构的性能和功耗有着巨大的影响,最适宜的粗粒度可重构体系架构的互连策略取决于所选的拓扑结构.根据评估所获得的系统性能、功耗以及FPGA资源占用率,设计者可以在较短的开发时间内准确地确定该应用最适宜的粗粒度可重构系统的拓扑互连策略.
粗粒度可重构系统硬件验证平台、拓扑开发流程、互连拓扑网络结构
51
TN302.7(半导体技术)
国家高技术研究发展计划863计划资助项目2012AA012705;国家自然科学基金资助项目61674115.Supported by the National High Technology Research and Development Program of China2012AA012705;the National Natural Science Foundation of China61674115
2018-07-11(万方平台首次上网日期,不代表论文的发表时间)
共10页
507-516