10.3969/j.issn.1004-9134.2013.03.004
基于XC3S500E芯片的信号采集模块设计
对于采集模块而言,除了器件的处理速度之外,如何有效地解决总线的控制逻辑、如何快速方便地与主机进行数据交换等,是采集模块能否达到设计目标的关键.针对这些问题,介绍了一种以XC3S500E芯片为核心的设计思想和方法.这种设计经过实践检验,工作稳定,很好的达到预期目标要求.
XC3S500E模块、AD采集、Verilog语言、总线接口
27
P631.8+1
2013-09-25(万方平台首次上网日期,不代表论文的发表时间)
共3页
10-12