10.3969/j.issn.1006-7167.2018.03.025
弹上高速图像数据采集通道的设计与优化
为分析导弹发射过程中采集的图像参数,需要将数据存储以便于读取回收.本文采用FPGA作为核心逻辑控制器,针对双路弹上高速LVDS图像数据采集及数据回读进行了硬件设计,并且对其时序控制逻辑进行了设计与优化.通过验证,此通道的设计保证了双路高速LVDS图像数据接收和数据回读的正确性,完成了数据记录和数据回收的功能.
现场可编程门阵列、低压差分信号、图像数据、数据接收、数据回读
37
TP274.2(自动化技术及设备)
2018-06-11(万方平台首次上网日期,不代表论文的发表时间)
共5页
96-100