10.3969/j.issn.1006-7167.2010.07.018
基于CPLD组合逻辑控制器模型机的设计与实现
提出了一种使用大规模可编程逻辑器件实现对组合逻辑控制器的设计,并与给定实验箱上的时序电路、主存、输入设备、输出设备、运算器、寄存器组等部件实验模块构成1台完整的模型计算机.此设计应用了可编程逻辑器件,提高了模型机指令执行的速度,也提高了系统的可靠性 .
可编程逻辑器件、组合逻辑控制器、模型机
29
TP306(计算技术、计算机技术)
2010-09-28(万方平台首次上网日期,不代表论文的发表时间)
共3页
64-66