10.3969/j.issn.1672-4550.2012.04.003
基于FPGA的曼彻斯特编码DSG的设计与实现
利用可编程门阵列(FPGA)技术的可重构性与灵活性,设计实现了一种数据率可调、具有曼彻斯特编码功能的数字信号发生器。该信号发生器结合了数字信号发生器和曼彻斯特编码的优点,弥补了信号发生器不具备曼彻斯特编码功能的不足。该系统采用硬件描述语言VHDL进行设计,使用Quartus II 8.0进行综合布线,最终适配到DE2开发板并用示波器等设备进行了验证测试。整个设计硬件结构简单、占用逻辑器件资源少、可靠性高、灵活性强、适应性好,具有一定的理论价值和应用前景。
曼彻斯特编码、数控分频、数字信号发生器、可编程门阵列技术
10
TN911.6;TP39
云南大学2010年度研究生优秀教材建设基金项目经费资助
2012-11-12(万方平台首次上网日期,不代表论文的发表时间)
共4页
6-8,78