10.3969/j.issn.1672-4550.2009.02.025
基于VHDL的数字电压表设计及实现
通过对FPGA芯片进行VHDL语言编程,并在EDA实验箱上下载、调试,实现了数字电压表的功能.具体方案是利用状态机的方法对ADC0809进行采样控制,并将采样后的信号转换为BCD码,经译码后再通过三位数码管进行显示.该设计突出了VHDL语言良好的电路描述和建模能力,从而大大简化了硬件设计任务,提高了设计效率.由于VHDL语言的灵活性和可扩展性以及EDA实验箱的反复利用性,减小了实验成本.
FPGA芯片、VHDL语言、状态机、数字电压表
7
TP39;TN911.72(计算技术、计算机技术)
2009-06-19(万方平台首次上网日期,不代表论文的发表时间)
共3页
68-70