10.3969/j.issn.1004-9037.2011.04.016
基于SOPC系统的JPEG解码IP核设计
给出了一种在可编程片上系统(System on programmable chip,SOPC)中实现JPEG解码的IP核设计方案,将JPEG解码算法中大量的运算采用硬件实现,嵌入式处理器只参与很少的一部分工作,从而大大提高JPEG的解码速度.本文分析了JPEG解码的原理,使用硬件语言构建了Huffman解码、反量化、反离散余弦变换等模块,完成了JPEG解码器的设计.仿真和测试结果表明,使用SOPC设计的JPEG解码IP核具有高性能、高效率且使用灵活、低成本等特点.
联合图像专家小组、Huffman解码、反向离散余弦变换、可编程片上系统
26
TP316.2(计算技术、计算机技术)
江苏省自然科学基金BK2009059
2012-01-15(万方平台首次上网日期,不代表论文的发表时间)
共5页
463-467