10.3969/j.issn.1004-9037.2008.z1.040
异步采样率转换的FPGA实现
异步采样率转换是连接设备对采样数据独立处理的基础,设备接口之间采用异步采样率转换可有效去除连接设备之间时钟同步锁定的要求.本文先对采样信号特征进行分析,详细讨论了异步采样率转换的相关原理,给出误差分析.文中指出全数字高性能设计实现的两个难点:精确的相位与巨大的系数存储量,并针对这两个问题提出相应解决方法:数字锁相环与系数多项式插值.文章在分析传统多项式插值的基础上,根据CIC低通滤波特性,提出一种新的多项式系数插值生成方法,仿真结果表明,三次多项式插值在不增加运算量的情况下镜像抑制比提高16 dB左右.最后给出基于FPGA的异步采样率转换实现.
多相滤波器、FPGA、采样率转换、多项式
23
TN912
教育部"新世纪优秀人才支持计划"NCET-04-0209
2009-01-07(万方平台首次上网日期,不代表论文的发表时间)
共5页
185-189