10.3969/j.issn.1004-9037.2008.02.022
一种高速实现BP网络的SIMD处理器
为了解决数字VLSI实现BP网络时会引起矩阵转置和处理器内部数据通信的问题,提高可编程处理器的并行度,本文从硬件实现的角度,基于BP网络的算法特点,对这两个问题进行分析,设计了一种适于BP网络的并行度较高的可编程数字处理器的体系结构.该处理器基于分布式存储的SIMD结构,采用一维脉动阵列实现矩阵转置以及全联通的数据通路实现处理器的内部数据通信,减小这两方面引起的开销.该处理器在FPGA上进行了功能仿真,时钟频率为45MHz,与PC机、DSP、专用芯片等进行比较,实验结果表明BP网络在该处理器上运行可以达到较高的速度.
BP网络、SIMD结构、可编程、处理器
23
TP391.4;N941.5(计算技术、计算机技术)
2008-05-27(万方平台首次上网日期,不代表论文的发表时间)
共5页
233-237