10.12066/j.issn.1007-2861.2434
基于FPGA的国密算法SM4和ZUC可重构设计
提出了一种SM4和ZUC-256密码的硬件实现方案.首先对两个密码算法进行硬件语言描述,然后构建了两个可重构单元——可重构寄存器和可重构S-box单元,从而在实现两个密码算法的基础上,有效降低了资源消耗,提高了资源利用率.在现场可编程逻辑门阵列(field programmable gate array,FPGA)上进行硬件验证.结果表明,本密码可重构方案中的硬件开销有明显的降低.
SM4密码、ZUC-256密码、可重构、寄存器、S-box单元
30
TP309(计算技术、计算机技术)
国家自然科学基金52107239
2024-08-19(万方平台首次上网日期,不代表论文的发表时间)
共9页
503-511