10.12066/j.issn.1007-2861.2044
一种用于自适应直方图均衡化的硬件加速器
针对动态直方图均衡(dynamic histogram equalization,DHE)算法处理效果不理想和算法应用不灵活的问题,提出了一种基于改进型自适应直方图均衡化算法的现场可编程逻辑门阵列(field programmable gate array,FPGA)硬件加速器的设计方法.该硬件加速器对直方图均衡化算法做了改进,实现了自适应地限制对比度拉伸;并且充分利用FPGA的并行体系架构和丰富的块存储资源的优点,采用规则的模块化的设计方法完成了设计.实验结果表明:改进的算法不会产生过度增强、放大噪声、丢失图像细节的现象;设计的硬件加速器在充分节约硬件资源的前提下能较好地满足实际应用的需求;在实时图像处理中一帧图像的处理时间约为0.1 ms,使图像增强算法在图像实时处理中的应用更加灵活方便.
现场可编程逻辑门阵列、自适应、直方图、硬件加速器
26
TP391(计算技术、计算机技术)
国家自然科学基金研究项目;上海市科委重大基础研究项目
2020-07-15(万方平台首次上网日期,不代表论文的发表时间)
共12页
401-412