10.3969/j.issn.1007-2861.2015.01.004
三值光学计算机解码器中并行感光阵列的设计
介绍了针对数千位的三值光学计算机解码器而设计的一款并行感光阵列.在整体规划上,采用了将16个感光单元电路集成为一个感光模块,再用多个感光模块拼接成实用的并行感光阵列之策略.设计的感光单元电路将三值光学处理器一个像素输出的光信号转换成对应的电信号,一个感光模块将三值光学处理器16个像素输出的光信号并行转换成对应的电信号,感光阵列将三值光学处理器的数千个像素输出的光信号并行转换成对应的电信号.设计的感光模块封装外形解决了拼装成大规模感光阵列的问题.该模块为三值光学计算机提供了一个成本低、方便维护及更换的并行光电器件.最后介绍了对感光模块中电路的实验研究和对模块外形拼接性能的实物样板测试,实验证实了所设计电路的功能有效性和性能稳定性,样板测试表明该设计的感光模块封装外形适于拼接.
光电转换、并行感光阵列、三值光学计算机、模块设计
22
TP311(计算技术、计算机技术)
国家自然科学基金资助项目61073049;国家自然科学基金青年基金资助项目61103054;上海市教委科研创新项目13ZZ074,13YZ005;上海市自然科学基金资助项目13ZR1416000;上海高校青年教师培养资助计划项目ZZSD13035
2016-10-10(万方平台首次上网日期,不代表论文的发表时间)
共12页
449-460