10.3969/j.issn.1007-2861.2006.05.005
Turbo码编码器IP核设计及验证
深入研究了Turbo码编译码理论,结合IMT-2000中W-CDMA标准进行编码器IP核设计,实现了两个分量编码器同时归零;对数据采用流水处理,并在内部加入了并串转换,使其方便地应用于编码器验证平台的SOPC系统中;采用Quartus Ⅱ开发工具在APEX20KE系列FPGA芯片上实现了具有高速性、可变码率的编码器,器件综合后最高频率达120 MHz,可以用于第三代移动通信系统.
Turbo码、编码器、QuartusⅡ、IP核
12
TN919.3
上海市教委资助项目03AQ85
2006-11-28(万方平台首次上网日期,不代表论文的发表时间)
共5页
462-466