10.3969/j.issn.1007-2861.2001.05.008
片内多处理器系统中存储器一致性的设计
针对多处理器系统中存储器访问次序与程序执行次序不同而造成存储器的不一致性,通过设计仲裁与选择器以及独立于存储单元的硬件号志,实现了文中提出的弱一致性模型,解决了存储器的不一致性问题.
多处理器系统、一致性、硬件号志、存储器
7
TP333(计算技术、计算机技术)
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
401-404
点击收藏,不怕下次找不到~
10.3969/j.issn.1007-2861.2001.05.008
多处理器系统、一致性、硬件号志、存储器
7
TP333(计算技术、计算机技术)
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
401-404
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn