10.3969/j.issn.1673-1549.2006.05.020
基于FPGA的16位乘法器芯片的设计
文章简要地介绍了乘法器的工作原理,分析了组合逻辑电路设计方法的缺点,将流水线结构引入到设计中,采用时序逻辑电路的设计理念,利用迭代算法,在FPGA上实现了16bit的乘法器设计,在工程上得到了很好的应用.
FPGA、流水线、迭代算法、乘法器
19
TP302.2(计算技术、计算机技术)
2006-12-04(万方平台首次上网日期,不代表论文的发表时间)
共3页
70-72
点击收藏,不怕下次找不到~
10.3969/j.issn.1673-1549.2006.05.020
FPGA、流水线、迭代算法、乘法器
19
TP302.2(计算技术、计算机技术)
2006-12-04(万方平台首次上网日期,不代表论文的发表时间)
共3页
70-72
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn