高速浮点FFT处理器的FPGA实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1673-1549.2006.01.018

高速浮点FFT处理器的FPGA实现

引用
介绍了一种基于FPGA的1024点自定义24位浮点FFT处理器的设计.采用改进的蝶形运算单元,减小了系统的硬件消耗,改善了系统的性能.采用流水的方式提高了系统的处理速度,使计算与存储器读/写等操作协调一致;浮点算法使得系统具有较高的处理精度.该设计方法可以广泛应用于高速数字信号处理领域.

可编程门阵列、浮点快速傅立叶处理器、蝶形、位反序

19

TP331.1(计算技术、计算机技术)

2006-04-06(万方平台首次上网日期,不代表论文的发表时间)

共4页

60-63

相关文献
评论
暂无封面信息
查看本期封面目录

四川理工学院学报(自然科学版)

1673-1549

51-1687/N

19

2006,19(1)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn