基于STM32+FPGA的存储控制系统优化设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.11809/bqzbgcxb2019.10.030

基于STM32+FPGA的存储控制系统优化设计

引用
提出一种STM32+ FPGA的存储控制系统优化设计.该系统以STM32F103作为主控,使用PVD监控STM32芯片的VDD引脚,并采用数据拼接的方式完成指令的接收、解析、编帧发送与应答.存储板FPGA在指令的控制下完成数据的存储与回读,以LVDS的形式发送,上传至上位机保存到电脑磁盘.经过多次测试,数据拼接的指令能够稳定传输,意外掉电时能够快速存储当前结束地址,回读数据用Matlab分析无误,系统稳定可靠,满足存储控制系统优化设计的需求.

PVD监控、数据拼接、STM32F103、FPGA、LVDS

40

TP274.2(自动化技术及设备)

2019-12-04(万方平台首次上网日期,不代表论文的发表时间)

共5页

142-145,160

相关文献
评论
暂无封面信息
查看本期封面目录

兵器装备工程学报

1006-0707

50-1213/TJ

40

2019,40(10)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn