基于STM32+FPGA的存储控制系统优化设计
提出一种STM32+ FPGA的存储控制系统优化设计.该系统以STM32F103作为主控,使用PVD监控STM32芯片的VDD引脚,并采用数据拼接的方式完成指令的接收、解析、编帧发送与应答.存储板FPGA在指令的控制下完成数据的存储与回读,以LVDS的形式发送,上传至上位机保存到电脑磁盘.经过多次测试,数据拼接的指令能够稳定传输,意外掉电时能够快速存储当前结束地址,回读数据用Matlab分析无误,系统稳定可靠,满足存储控制系统优化设计的需求.
PVD监控、数据拼接、STM32F103、FPGA、LVDS
40
TP274.2(自动化技术及设备)
2019-12-04(万方平台首次上网日期,不代表论文的发表时间)
共5页
142-145,160