基于FPGA的数字时钟设计与实现
本设计利用FPGA控制DS1302时钟芯片实现数字时钟.FPGA芯片是系统的控制核心,按键通过FPGA的I/O口执行相应的操作,即对DS1302时钟芯片的数据进行配置,然后FPGA定时读取DS1302时钟芯片的数据,传到数码管中译码显示.在FPGA读取数据的过程中,整点时蜂鸣器会发出SOS的声音和LED灯闪烁,并有LCD液晶上闪现皮卡丘图像.
FPGA、数字时钟、硬件描述语言、DS1302
11
TP301(计算技术、计算机技术)
2021-06-02(万方平台首次上网日期,不代表论文的发表时间)
共3页
80-82