基于 FPGA 的 ADS-B 接收机信号处理单元设计
研究了基于1090ES 数据链技术的广播式自动相关监视设备(ADS-B)的信号格式和解码流程;给出了 FPGA 信息提取的实现方案。通过报头识别、参考功率计算、数据位转换及校验,采用 Verilog 编程语言完成了其各个功能模块的设计。实验结果表明,该方案可以实现 ADS-B 信号信息的提取。
ADS-B、FPGA、参考功率、报头识别
V27;V24
国家科技支撑计划项目2011BAH24B08;中央高校基本科研业务经费中国民航大学专项资助项目ZXB2011A002;中国民航大学科研基金项目2011KYE04
2013-08-23(万方平台首次上网日期,不代表论文的发表时间)
共2页
56-57