10.3969/j.issn.1000-5846.2014.01.003
PCI Express多链路的De-Skew逻辑设计
对于PCI Express(PCIE)多链路通道来说,发送端使用相同的时钟源同时发送数据时,通常会出现相位偏移(skew)的问题.解决链路中的相位偏移问题,能够保证所有链路中的接收端同时接收并正确处理接收到的数据,这在高速多链路串行电路中尤为重要.我们提出了一种De-skew逻辑电路,并说明了如何利用计数器来计算skew的大小、如何利用选择器控制数据是否经过缓存器,以及所组成的逻辑电路是如何消除链路中的skew;该逻辑设计已通过RTL级仿真和FPGA验证,仿真与验证的结果与预期结果完全符合,充分表明该逻辑设计能够完全解决链路的skew现象.与国外解决skew的方案对比表明,所设计的辑电路具有全面性,优越性和实用性.
相位偏移、选择器、多链路、逻辑电路
41
TN431.2(微电子学、集成电路(IC))
辽宁省教育厅高等学校科研基金L2010152;辽宁大学博士启动基金2006009
2014-04-21(万方平台首次上网日期,不代表论文的发表时间)
共8页
13-20