10.3969/j.issn.1000-5846.2010.03.013
基于FPGA的光电编码器电路抗干扰设计
为了减少光电编码器在电磁干扰和机械振动的情况下容易出现的计数错误,提出了一种基于FPGA的光电编码器抗干扰电路设计.应用VHDL语言对光电编码器电路进行描述,加入分频模块、滤波模块提高电路抗干扰性能,并对四倍频电路和计数电路进行了改进,给出了时序仿真图和资源使用情况.应用结果表明系统的抗干扰设计效果良好,提高了系统可靠性.
光电编码器、抗干扰设计、四倍频
37
TP212.14(自动化技术及设备)
2010-11-02(万方平台首次上网日期,不代表论文的发表时间)
共4页
244-247