10.3969/j.issn.1001-7119.2003.03.010
基于并联开关技术的低电压FnMOS数字电路开关级设计
在分析了采用低电压工作时数字电路性能下降甚至不能正常工作的原因后,提出了两种适合于低电压nMOS电路设计的串联开关转换成并联开关技术,并从开关级具体设计了低电压三值nMOS电路.对设计的电路进行模拟得到的结果表明,在采用标准工艺参数时,只要工作电压不低于管子阈值,则本文设计的低电压电路不仅具有正确的逻辑功能,而且具有较快的速度.
电子技术、集成电路、开关信号理论、低电压电路、多值电路、nMOS电路、并联开关
19
TN431.2;TN402(微电子学、集成电路(IC))
浙江省科技厅资助项目001110021;浙江省教育厅资助项目教-6429811302
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共5页
217-221