一种基于时分复用的复系数自适应IIR陷波器的FPGA设计与实现
为解决多路并行信号窄带干扰抑制时的资源消耗问题,文章设计了一种以时分复用方式对多路并行信号进行抗干扰处理的二阶复系数自适应IIR陷波器,并对其性能进行了定点计算机仿真;在Stratix EP1S40F780C7芯片上实现了其功能,并使用SignalTapII逻辑分析仪完成系统调试,结果表明该时分滤波器可以工程实现且性能完全满足要求.
时分复用、IIR自适应陷波器、FPGA设计、逻辑分析仪
5
TN7(基本电子电路)
2008-08-18(万方平台首次上网日期,不代表论文的发表时间)
共6页
53-58