10.3772/j.issn.1673-6516.2014.05.010
高集成度多通道数字中频接收机阵列设计
文章介绍了一款基于专用高速采样下变频芯片和FPGA的十六通道数字中频接收机阵列,并采用FIR滤波器的多相结构改进数字下变频器的性能.文章给出了每个通道带内增益平坦度、带外抑制、输出满幅信噪比以及通道间隔离度等参数的实测结果,与仿真结果吻合较好.每个数字中频接收机的通道特性可通过CPCI总线灵活配置,具有软件无线电特性.所有电路都集成在一块符合CPCI标准的6U板上,高集成度和标准CPCI总线结构便于系统集成和扩展.
数字中频接收机、数字下变频、多相滤波器、软件无线电、CPCI总线
TN957.5
2014-07-23(万方平台首次上网日期,不代表论文的发表时间)
共4页
23-26