10.3969/j.issn.1006-4311.2011.35.024
一种应用于高压工艺集成电路中电源钳位的器件结构
应用于高压工艺集成电路中电源钳位的静电放电保护(ESD)器件结构设计,属于半导体集成电路片上静电放电保护领域,本文所提出的器件结构特别适应于高压集成电路中的电源钳位(power supply clamping)功能,该结构可以避免高压工艺中电源钳位结构常发生的闩缩效应(latchup effect).
集成电路、放电保护、电源钳位
30
TM8(高电压技术)
2012-03-16(万方平台首次上网日期,不代表论文的发表时间)
共2页
41-42