10.3969/j.issn.2095-509X.2014.05.013
高精度数字逻辑分析设备的研究
结合实际需求和成本控制,提出一种多路数字逻辑分析设备的设计方法,重点阐述在高精度时隙控制下的通过组合多路低精度状态采集实现单路高精度状态采集的设计方案和关键技术。通过仿真实验证明,该方法可以提高状态采集精度。
多路、状态采集、微处理器
TH89
2014-06-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
51-53
点击收藏,不怕下次找不到~
10.3969/j.issn.2095-509X.2014.05.013
多路、状态采集、微处理器
TH89
2014-06-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
51-53
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn