10.16526/j.cnki.11-4762/tp.2021.10.033
基于eMMC阵列的高速大容量数据的存储设计
为实现对某飞行设备进行模拟飞行测试,需要对大量的飞行仿真数据进行快速存储,因此提出一种基于eMMC (em-beded MultiMedia Card)阵列的高速大容量数据的存储设计;设计选用FPGA (field programmable gate array)作为逻辑控制核心,通过控制其内部IP核GTX (Gigabit Transceiver)实现与外部设备的通讯,为匹配数据的传输速率,采用缓存模块对GTX模块输出的并行数据进行缓存,依据缓存大小来控制eMMC阵列控制器模块对eMMC阵列进行写入;系统上电后,GTX模块及eMMC阵列控制器模块自动进入初始化流程,上位机通过RS422接口发送启动命令给FPGA,当FPGA检测到各模块初始化完成标志后,通过RS422接口上传指令回应帧并启动数据的采集存储;数据存储完成后,为验证数据传输存储的正确性,上位机发送读取命令对数据进行回读;经验证,回读数据正确,无丢帧错帧的现象,数据传输稳定可靠,数据存储速率为2.4 Gbps;系统设计正确,为模拟飞行测试提供了可靠的保障.
eMMC阵列;GTX;高速大容量;存储;FPGA;RS422接口
29
TN702(基本电子电路)
温州市科技基金项目N20170010
2021-11-16(万方平台首次上网日期,不代表论文的发表时间)
共6页
181-186