10.16526/j.cnki.11-4762/tp.2020.01.054
基于高速采样的实时DDC架构技术
近年来,随着混合域示波器技术的发展,示波器既要实现传统示波器的功能,又要实现频域、调制域功能,这样在数字域信号处理中需要实现实时数字下变频(DDC)功能,实时DDC技术是实现示波器向频域和调制域功能扩展的基础,可以实现示波器的增值应用,大大扩大示波器的应用领域;文章根据高速信号采样的特点,给出了实时DDC技术架构,该架构由数字正交混频、FIR1-FIR3滤波器、HB1-HB10滤波器组成,对于20 GSa/s采样数据流而言,最高支持1.25 GSa/s I/Q数据流输出,最低305 kSa/s I/Q数据流输出,可满足绝大多数应用场景;对数字正交混频、FIR1滤波器、FIR2滤波器、FIR3滤波器、HB滤波器进行详细设计分析,给出了实现架构,对于FIR和HB滤波器,还给出了最佳滤波器阶数及其幅频响应曲线;对于数字正交混频、FIR1-FIR3滤波器,由于其数字速率超过了FPGA正常工作时钟范围,通过多路并行处理的手段实现信号处理;最后使用矢量信号分析软件对DDC的13种I/Q速率下的EVM性能进行了评估,分别评估了载波频率1.5 GHz和3 GHz的EVM性能,通过评估,EVM值大部分集中在0.5%以下,可满足使用需求.
混合域示波器、数字下变频、数字正交混频、FIR、HB
28
TP3(计算技术、计算机技术)
2020-04-17(万方平台首次上网日期,不代表论文的发表时间)
共6页
255-260