10.16526/j.cnki.11-4762/tp.2019.10.037
基于Nios Ⅱ的井下静态随机存取存储器管理
针对测井仪器中高速数据缓存的问题,提出了一种基于Nios Ⅱ的静态随机存储器(Static Random-Access Memory,SRAM)控制器的IP核的设计方法,详细介绍了IP核的设计和实现过程并基于一定的硬件平台对SRAM控制器IP核的稳定性进行了测试;测试结果表明,所设计的SRAM控制器IP核能够在高温环境下实现对SRAM的有效管理而且通过修改配置参数就可应用在不同位宽和容量的SRAM上且运行稳定;该设计不仅实现测井仪器中高速数据缓存的管理,也提供了一套SRAM选型测试系统;另外设计介绍的可编程片上系统(System-on-a-Programmable-Chip,SOPC)开发流程对其它SOPC系统开发也具有一定的参考价值.
测井仪器、静态随机存储器、Nios Ⅱ、IP核、可编程片上系统
27
TN40(微电子学、集成电路(IC))
国家科技重大专项2017ZX05019006、2017ZX05019001;国家自然科学基金项目11734017;中国石油科技创新基金项目2016D-5007-0303;中国石油大学北京基金2462016YJRC020
2019-11-21(万方平台首次上网日期,不代表论文的发表时间)
共5页
181-185