10.16526/j.cnki.11-4762/tp.2018.08.024
基于FPGA的通用可编程雷达接收机控制系统设计
针对不同雷达接收机测试时对不同定时时序及总线控制的需求,文中提出了一种基于FPGA的通用可编程雷达接收机控制系统设计方法,该方法采用可编程门阵列(FPGA)器件实现多路定时时序、总线控制及数据传输的功能,定时精度可达0.01 μs,总线速率可达100 M;对接收机接口进行研究,采用软件柔性配置和适配电缆匹配的方式实现对多型接收机的控制;实验结果表明,该系统可以实现多型接收机控制,达到设计要求;该系统还可以应用于其他设备的控制,具有良好的通用性和可扩展性.
接收机、FPGA、控制系统
26
TP273(自动化技术及设备)
2018-09-13(万方平台首次上网日期,不代表论文的发表时间)
共4页
106-109